Владелец патента на процессорную архитектуру, ARM Holdings, как ожидается, в течение следующих нескольких недель раскроет свои планы относительно процессорных ядер, которые поддерживают 64-разрядные вычисления. Это сообщение получено от службы новостей IDG, которая цитирует источники, близкие к компании. Согласно полученным данным, ARM уже показала некие "образцы". Этот шаг не стал неожиданностью, хотя было бы интересно узнать подробные детали о том, как будет осуществляться переход на 64-битные вычисления, о поддержке многоядерных решений, и о том, когда планируется начать массовое производство чипов.
Как известно, ARM работает с рядом компаний, производящих чипы и оборудование, с целью применения ядер ARM в серверах, но до сих пор этим чипам не хватало возможности обработки 64-битных данных, в то время как это стандартный подход для большинства
серверов и крупных компьютерных центров. Быстрый переход на 64-битные вычисления мог бы показать серьёзность намерения ARM конкурировать с корпорацией
Intel на традиционной территории крупнейшего производителя
процессоров, в высокопроизводительных системах.
Последним обновлением среди процессоров ARM был Cortex-A15, ранее известный под кодовым названием Eagle. A15 соответствует архитектуре ARMv7, но отличается поддержкой 40-битной виртуализации. Следующий процессор ARM, который готовится к выпуску, будет поддерживать 64-битные вычисления. Источник сообщает, что этот процессор вполне может быть представлен уже на следующей неделе.
Одна из предполагаемых возможностей, которая, окажись она правдой, очень напоминала бы стиль маркетинга Intel, заключается в том, что базовая конструкция Cortex-A15 уже поддерживает 64-битную обработку, то есть ARM просто не афиширует эти возможности новой архитектуры для того, чтобы сделать анонс 64-битных вычислений на процессорах ARM более запоминающимся. Так как ARM ─ владелец патента, то вполне логичным было бы предоставление партнёрам компании решения, следует ли сделать выбор в пользу полной обработки 64-разрядных вычислений, или выбрать 32-разрядные вычисления, в зависимости от приложения и реализации чипа.